关灯
请选择 进入手机版 | 继续访问电脑版

头条资讯

博文|软件

更多

博文|硬件

更多

课程推荐

更多
  • S03-CH08 光通信视频传输PCIE采集方案

    8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,目前已经被广泛应用到高速串行总线,如IEEE1394b、SATA、PCI-Express、Infini-band、FiberChannel、XAUI、RapidIO、USB 3.0的美
    时间:2019-12-19 阅读:2535 回复:8
  • S03-CH07 XILINX 7系列GTX通信之HDMI视频传输

    8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,目前已经被广泛应用到高速串行总线,如IEEE1394b、SATA、PCI-Express、Infini-band、FiberChannel、XAUI、RapidIO、USB 3.0的美
    时间:2019-12-03 阅读:2225 回复:2
  • S03-CH06 PL扩展以太网UDP通信

    本章讲解使用PL端以太网口实现UDP通信。开发板中实现千兆网 UDP 传输的基本逻辑框架如下图所示。FPGA 程序基于米联客的新版 UDP IP 协议栈以及 Xilinx 的 IP 核 Tri Mode Ethernet MAC 和1G/2.5G Ethernet PCS/PMA
    时间:2019-11-28 阅读:3853 回复:6
  • S03-CH05_UDP 万兆光通信

    MK7160FA 开发板的 2路SFP+光口均与ZYNQ7035 芯片的GTX 串行收发器连接。使用 FFG676 封装的xc7k160t可以支持高达 12.5Gb/s 的传输速率。因此,在MK7160FA 开发板上可以实现万兆光纤以太网传输。
    时间:2019-11-28 阅读:2270 回复:3
  • S03-CH04 PHY_MDIO接口设计

    在以太网通信中,设备之间的物理层链路均由PHY芯片建立。PHY芯片内部含有一些列寄存器,用户可通过这些寄存器来配置PHY芯片的工作模式以及获取PHY芯片的若干状态信息,如连接速率、双工模式、自协商状态等。PHY内部
    时间:2019-11-28 阅读:1354 回复:1
  • S03-CH03_UDP千兆光通信

    MK7160FA开发板具有的4路SFP接口,可实现千兆光纤以太网通信。使用开发板中实现千兆网UDP传输的基本逻辑框架如下图所示。FPGA程序基于米联的新版UDP IP协议栈以及Xilinx的IP核Tri Mode Ethernet MAC和1G/2.5G Ethern
    时间:2019-11-28 阅读:1534 回复:1
  • S03-CH02-aurora_8b10b光通信

    本课内容讲解XILINX 官方的Aurora 8B/10B IP core的使用。以下内容大部分是基于官方datasheet的翻译。有不少不完善之处,建议读者和英文datsheet一起对比阅读。
    时间:2019-11-27 阅读:39734 回复:4
  • S03-H01 利用IBERT进行GTX信号眼图测试

    Vivado中提供了1种IBERT工具用于对Xilinx FPGA芯片的高速串行收发器进行板级硬件测试。通过IBERT我们可以获取误码率,观察眼图,调节串行收发器的参数,从而有助于判断可能存在的问题,便于验证硬件的稳定性和信号完
    时间:2019-11-27 阅读:3197 回复:2
  • (高级篇)S05-CH8_Microblaze多核测试

    在Vivado 中可以使用多个 Microblaze,这样实时性会很高,在一些控制领域会有很大用处,多个 Microblaze 可以通过共享内存进行通信,还有就是 mailbox 通信,但是 mailbox 使用起来还存在一些问题,用共享内存比较方
    时间:2019-11-11 阅读:1762 回复:2
  • (高级篇)S05-CH07_ FreeRTOS 移植到 Xilinx 的 Microblaze

    FreeRTOS是一个迷你的实时操作系统内核。作为一个轻量级的操作系统,功能包括:任务管理、时间管理、信号量、消息队列、内存管理、记录功能、软件定时器、协程等,可基本满足较小系统的需要。
    时间:2019-11-11 阅读:1551 回复:2
  • (高级篇)S05-CH06_ UCOS 移植到 Xilinx 的 Microblaze

    uC/OS-III(Micro C OS Three 微型的 C 语言编写的操作系统第 3 版)是一个可升级的,可固化的,基于优先级的实时内核。它对任务的个数无限制。uC/OS-III 是一个第 3 代的系统内核,支持现代的实时内核所期待的大部分
    时间:2019-11-09 阅读:964 回复:1
  • (高级篇)S05-CH05_ RT-Thread 移植到 Xilinx 的 Microblaze

    RT-Thread 是一个集实时操作系统(RTOS)内核、中间件组件和开发者社区于一体的技术平台,由熊谱翔先生带领并集合开源社区力量开发而成,RT-Thread 也是一个组件完整丰富、高度可伸缩、简易开发、超低功耗、高安全性
    时间:2019-11-09 阅读:1094 回复:1
  • (高级篇)S05-CH04-应用程序使用 MIG 怎样从 bootloader 引导

    软件版本:VIVADO2017.4操作系统:WIN10硬件平台:ARTIX-7 系列开发板米联客(MSXBO)论坛www.osrc.cn答疑解惑专栏开通,欢迎大家给我提供!!!4.1概述 上一章我们介绍了Macroblaze与FPGA交互EMIF通信,这一章我们将学
    时间:2019-11-07 阅读:1144 回复:1
  • (基础篇)S05-CH12_AXI_DMA_Speed 测速实验

    上一章我们对DMA进行了回环的测试,本章将继续DMA的学习,本章将结合之前介绍过的定时器中断实验来设计一个DMA的测速历程,以此来分析在MicroBlaze中DMA的性能如何。本章节的硬件电路大体与上一章一致,因此可以在上
    时间:2019-11-07 阅读:1869 回复:0
  • (基础篇)S05-CH11_AXI_DMA_LOOP环路测试

    本章节开始将为大家介绍MicroBlaze中高速接口的设计,这一章将首先为大家介绍DMA的使用,本章是后面DMA课程的基础,读者务必认真先阅读和学习。 本课程是设计一个最基本的DMA环路,实现DMA的环路测试,在SD
    时间:2019-11-07 阅读:1372 回复:1
  • (基础篇)S05-CH10-AXI-VDMA-5640实验

    本章内容和《S03_CH09_AXI_VDMA_OV7725实验》只是摄像头采用的分辨率不同,其他原理都一样,如果读者只是购买了OV5640,可以回到《S03_CH09_AXI_VDMA_OV7725实验》仔细阅读VDMA图像采集系统的设计流程。
    时间:2019-11-07 阅读:961 回复:0
  • (基础篇)S05-CH09_AXI_VDMA_7725实验

    本章开始将为大家讲解如何使用VDMA搭建图形化显示系统。 使用AXI IIC为摄像头配置寄存器,摄像头正常工作采集到图像数据后,利用VID_IN把视频流数据转换为AXI数据,之后送入DDR进行缓存,缓存之后,利用VTC
    时间:2019-11-07 阅读:1433 回复:0
  • (基础篇)S05-CH08-AXI-VDMA详解

    本课程将对Xilinx提供的一款IP核——AXI VDMA(Video Direct Memory Access) 进行详细讲解,为后续的学习和开发做好准备。内容安排如下:首先分析为什么要使用VDMA、VDMA的作用;然后详细介绍VDMA的特点、寄存器作空
    时间:2019-11-07 阅读:1400 回复:1
  • (基础篇)S05-CH07-Uart-Interrpt

    前面两章我们详细的对中断系统的代码和设计流程进行了介绍,这一章我们将继续学习中断系统,这一章将为大家讲解串口中断的设计方法。串口中断、定时器中断、按键中断是用的比较多的三种中断方式,熟练的掌握这三种中
    时间:2019-11-07 阅读:735 回复:0
  • (基础篇)S05-CH06_AXI_Timer

    上一章我们介绍了如何设计一个Gpio中断(也就是按键中断),本章将继续为大家介绍另外一种中断——定时器中断。定时器中断是一种很重要的中断,在日常设计中,有时候就需要用到定时器中断,就比如后面我们要介绍的DM
    时间:2019-11-06 阅读:867 回复:0
  • (基础篇)S05-CH05-GPIO-Interrupt

    中断的概念想必大家在学习中已经碰到过很多,也很熟悉什么是中断了。中断的重要性不严而喻,本节课就将为大家介绍在MicroBlaze中如何设计中断。不同于其他器件,MIcroBlaze的中断需要借助一个中断控制器(INTC)来管
    时间:2019-11-06 阅读:773 回复:0
  • (基础篇)S05-CH04-XADC测试

    软件版本:VIVADO2017.4操作系统:WIN10硬件平台:ARTIX-7 系列开发板米联客(MSXBO)论坛www.osrc.cn答疑解惑专栏开通,欢迎大家给我提供!!!4.1 概述使用Artix7内嵌的XADC来采集芯片内部的一些参数:•VCCINT:
    时间:2019-11-06 阅读:891 回复:0
  • (基础篇)S05-CH03-User-IP

    上一章我们介绍了MicroBlaze控制GPIO完成LED流水操作,GPIO是官方自带的IP,那么如果用户想将自己写的HDL文件用于MicroBlaze中,那该如何操作呢?本章就将为大家介绍在VIVADO中如何封装用户IP的方法。
    时间:2019-11-06 阅读:579 回复:0
  • (基础篇)S05-CH02-GPIO-LED

    上一章我们讲解了如何搭建一个MicroBlaze最小系统,并在SDK中跑了一个Hello World历程。这节课将继续学习MicroBlaze软核,本节将通过软核控制一个GPIO以达到LED的流水效果,这是MicroBlaze的一个比较经典的案例。
    时间:2019-11-06 阅读:603 回复:0
  • (基础篇)S05-CH01-MicroBlaze最小系统搭建

    学习C语言时,我们跑的第一个工程大多都是跑一个Hello World!而要在我们的MA703FA上进行软核设计,使其打印Hello World,则前提是要有一个CPU。学习过ZYNQ和NIOS的都知道,ZYNQ的设计中缺不了ZYNQ Processing Syste
    时间:2019-11-05 阅读:1484 回复:0
  • (WIN)S04-CH11 PCIE的摄像头视频采集方案(基于FDMA)

    本课程课前面的HDMI视频采集课程内容一样,只是把视频输入的HDMI视频信号源,改成了摄像头视频信号,本课程使用小编自定义AXI4 IP FDMA 实现视频的采集和播放,关于FDMA的详细教程可以参考02_example_fdma_ddr部分教
    时间:2019-11-04 阅读:1038 回复:0
  • (WIN)S04-CH10 PCIE的HDMI视频采集方案(基于FDMA)

    本课程使用小编自定义AXI4 IP FDMA 实现视频的采集和播放,关于FDMA的详细教程可以参考02_example_fdma_ddr部分教程内容。
    时间:2019-11-04 阅读:19784 回复:0
  • (WIN)S04-CH09 PCIE的HDMI图片播放方案(基于VDMA)

    软件版本:VIVADO2017.4 操作系统:WIN7/WIN10 64bit 硬件平台:XILINXFPGAMK7160FA米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!9.1概述 PCIE可以用于传输各种数据,包括图像数据,或
    时间:2019-11-04 阅读:727 回复:0
  • (WIN)S04-CH08使用QT5进行传图GUI设计(基于VDMA)

    前一课时介绍了在FPGA端搭建XDMA,DDR3,VDMA视频处理系统的硬件设计,以及对应的上位机终端软件设计,但是终端软件毕竟不够直观,尤其是针对视频图像应用来说,因此设计一个GUI界面显得很有必要。由于是在Linux操作
    时间:2019-11-04 阅读:785 回复:0
  • (WIN)S04-CH07 PCIE的传图应用方案(基于VDMA)

    这一章主要讲述基于PCIE XDMA IP实现的一个图像传输应用,图像的数据流控制主要用到了VDMA IP,后面章节我们给出了基于FDMA自定的IP,进行传图应用,FDMA的方案要比VDMA要简单一些。本节课程的知识点点比较多,包括了
    时间:2019-11-04 阅读:704 回复:0
  • (WIN)S04-CH06 基础PCIE的ADC数据采集卡方案

    有了前面一节课自定义AXI4-SLAVE IP的前奏,这节课我们实现利用PCIE对DAQ7606数据采集卡的ADC数据进行采集并且通过QWT控件显示其中1路采集的波形。
    时间:2019-11-04 阅读:1217 回复:1
  • (WIN)S04-CH05 AXI4-Slave自定义IP在PCIE中使用

    XMDA有2个AXI接口一个是M_AXI,一个是M_AXI_LITE,利用M_AXI读取ADC采集数据。那么设计一个AXI4-FULL SLAVE的接口,直接挂到XDMA的M_AXI,就会非常方便。基于此思路笔者首先要解决AXI4-FULL接口的设计。那么本章笔者
    时间:2019-11-04 阅读:688 回复:0
  • (WIN)S04-CH04 PCIE IO控制卡

    还记得2008年左右刚刚参加工作,买一个简单的PCI的DAQ数据卡,或者IO卡都要好几千元。市面上主要是研华,凌华的数据卡。现在我们也可以用PCIE做出更好的数据卡了。那么本节课就是设计一个GPIO的IO卡方案。
    时间:2019-11-04 阅读:650 回复:0
  • (WIN)S04-CH03 PCIE 读写BAR和DDR

    如果读者对于CH02和CH03还有一些疑惑,那么本节课的内容,可以让你更加简单地弄明白什么是BAR地址空间操作,什么是对开发板DDR内存地址空间操作。如果你掌握了如何通过XDMA读写BAR地址空间和DMA 内存地址空间操作,
    时间:2019-11-04 阅读:947 回复:1
  • (WIN)S04-CH02 PCIE测速码表程序

    软件版本:VIVADO2017.4 操作系统:WIN7/WIN10 64bit 硬件平台:XILINXFPGAMK7160FA米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!2.1概述 本章利用QT软件设计一个简单的测速码表程序,比
    时间:2019-11-02 阅读:1051 回复:0
  • (WIN)S04-CH01 PCIE XDMA开发环境搭建以及环路测试

    这一章开始主要介绍 XILINX FPGA PICE IP XDMA IP的使用。XDMA IP使用部分教程分LINUX 篇和WINDOWS篇两个部分。通过实战,面向应用,提供给大家 XILINX FPGA PCIE 应用解决方案。
    时间:2019-11-02 阅读:2508 回复:2
  • (LINUX)S04-CH11 PCIE的摄像头视频采集方案(基于FDMA)

    本课程课前面的HDMI视频采集课程内容一样,只是把视频输入的HDMI视频信号源,改成了摄像头视频信号,本课程使用小编自定义AXI4 IP FDMA 实现视频的采集和播放,关于FDMA的详细教程可以参考02_example_fdma_ddr部分教
    时间:2019-11-02 阅读:495 回复:0
  • (LINUX)S04-CH10 PCIE的HDMI视频采集方案(基于FDMA)

    本课程使用小编自定义AXI4 IP FDMA 实现视频的采集和播放,关于FDMA的详细教程可以参考02_example_fdma_ddr部分教程内容。
    时间:2019-11-02 阅读:546 回复:0
  • (LINUX)S04-CH09 PCIE的HDMI图片播放方案(基于VDMA)

    软件版本:VIVADO2017.4 操作系统:Ubuntu16.4 64bit 硬件平台:XILINXFPGAMK7160FA米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!9.1概述 PCIE可以用于传输各种数据,包括图像数据,或者
    时间:2019-11-02 阅读:443 回复:0
  • (LINUX)S04-CH08 使用QT5进行传图GUI设计(基于VDMA)

    前面课程介绍了在FPGA端搭建XDMA,DDR3,VDMA视频处理系统的硬件设计,以及对应的上位机终端软件设计,但是终端软件毕竟不够直观,尤其是针对视频图像应用来说,因此设计一个GUI界面显得很有必要。由于是在Linux操作
    时间:2019-11-02 阅读:576 回复:1
  • (LINUX)S04-CH07 PCIE的传图应用方案(基于VDMA)

    这一章主要讲述基于PCIE XDMA IP实现的一个图像传输应用,图像的数据流控制主要用到了VDMA IP,后面章节我们给出了基于FDMA自定的IP,进行传图应用,FDMA的方案要比VDMA要简单一些。本节课程的知识点点比较多,包括了
    时间:2019-11-02 阅读:663 回复:0
  • (LINUX)S04-CH06 基础PCIE的ADC数据采集卡方案

    有了前面一节课自定义AXI4-SLAVE IP的前奏,这节课我们实现利用PCIE对DAQ7606数据采集卡的ADC数据进行采集并且通过QWT控件显示其中1路采集的波形。
    时间:2019-11-02 阅读:518 回复:0
  • (LINUX)S04-CH05 AXI4-Slave自定义IP在PCIE中使用

    经过前面的学习,我们对XDMA掌握了XDMA的应用原理,XMDA有2个AXI接口一个是M_AXI,一个是M_AXI_LITE,这节课利用M_AXI读取ADC采集数据。那么设计一个AXI4-FULL SLAVE的接口,直接挂到XDMA的M_AXI,就会非常方便。基
    时间:2019-11-02 阅读:568 回复:0
  • (LINUX)S04-CH04 PCIE IO控制卡

    软件版本:VIVADO2017.4 操作系统:Ubuntu16.4 64bit 硬件平台:XILINXFPGAMK7160FA米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!4.1概述 还记得2008年左右刚刚参加工作,买一个简单的PC
    时间:2019-11-02 阅读:455 回复:0
  • (LINUX)S04-CH03 PCIE 读写BAR地址和DDR

    如果读者对于CH02和CH03还有一些疑惑,那么本节课的内容,可以让你更加简单地弄明白什么是BAR地址空间操作,什么是对开发板DMA 内存地址空间操作。如果你掌握了如何通过XDMA读写BAR地址空间和DMA 内存地址空间操作,
    时间:2019-11-02 阅读:633 回复:0
  • (LINUX)S04-CH02 PCIE测速码表程序

    经过前面章节的学习,如果读者认真学习应该已经掌握了PCIE XDMA方案的使用,那么我们知道QT可以设计出华丽的界面,那么本章就是设计一个简单的测速码表程序,比起前面的章节测试,这个小程序界面非常酷。
    时间:2019-11-02 阅读:611 回复:0
  • (LINUX)S04-CH01 PCIE XDMA 开发环境搭建以及环路测试

    这一章开始主要介绍 XILINX FPGA PICE IP XDMA IP的使用。XDMA IP使用部分教程分LINUX 篇和WINDOWS篇两个部分。通过实战,面向应用,提供给大家 XILINX FPGA PCIE 应用解决方案。
    时间:2019-11-02 阅读:1394 回复:1
  • (AXI4)S02-CH04 基于 FDMA 实现 OV5640 摄像头视频采集

    经过上面 CH02 实现了 1080P 测试视频的多缓存构架设计,并且正确测试得到了结果。这一节课,我们将通过 OV5640 摄像头接口采集真实的 720P 视频,然后经过 fdma_controller 的缓存控制机制,将数据经过 FDMA 缓存到
    时间:2019-10-18 阅读:1168 回复:2
  • (AXI4)S02-CH03 基于 FDMA 实现 HDMI 视频输入输出

    经过上面实现了 1080P 测试视频的多缓存构架设计,并且正确测试得到了结果。这一节课,我们将通过 HDMI入门接口采集真实的 1080P 视频,然后经过 fdma_controller 的缓存控制机制,将数据经过 FDMA 缓存到 DDR。
    时间:2019-10-18 阅读:920 回复:0
  • (AXI4)S02- CH02 基于 FDMA 实现多缓存视频构架

    很多学习FPGA编程的人都想走捷径,然而捷径就是一步一个脚印,才能迈向最终的成功,否则即便是你刚开始跑的快一点,但是你还是失败,得不偿失。这是正是所谓磨刀不误砍柴工。对于小编原创的FDMA没有经过充分验证就去
    时间:2019-10-18 阅读:903 回复:1

米联客UIsrc

独家课程 硬核科技

销售电话:18921033576
EMAIL:tjy@uisrc.com
地址:常州溧阳市天目云谷3号楼北楼
热门评论
排行榜

关注我们:微信公众号

官方微信

官方微信

客服热线:

0519-80699907

公司地址:常州溧阳市天目云谷3号楼北楼2楼

运营中心:常州溧阳市天目云谷3号楼北楼2楼

邮编:213300 Email:270682667#qq.com

Copyright   ©2019-2026  米联客uisrc内容版权归©UISRC.COM技术支持:UISRC.COM  备案号:苏ICP备19046771号