本帖最后由 222zhumingming 于 2026-5-1 09:48 编辑
安路科技PH1P产品在高性能处理、高速数据传输、低功耗应用设计等方面,有多个领域的优势。器件物理性能方面,拥有四大优势:PH1P逻辑资源规模提升15%,eRAM容量增加16%~30%;高速硬核IP提高了传输带宽,SerDes速度为10.3125Gbps,对比竞品同类产品提升56%;器件内部集成PCIe内核,与SerDes硬核相互连接,支持PCIe Gen3;为了更好实现视频与数据的缓存以及适用低功耗场景,全新凤凰PH1P部分产品支持DDR2/3/4及LPDDR4。器件应用方面,有3大功能点,让其具有独有的效能应用优势:PH1P35集成512Mb~1Gb内存;器件内集成轻量化的嵌入式MCU硬核;集成2个MIPI D-PHY v2.0硬核。搭配高速收发器和丰富易用的IO收发结构与资源,在嵌入式控制、存储带宽、以及视频接口与控制处理上,让用户的产品性价比高,面市时间快。
JESD204是一种连接数据转换器(ADC和DAC)和逻辑器件的高速串行接口,该标准的 B 修订版支持高达 12.5 Gbps串行数据速率(目前C修订版已经发布,即JESD204C),并可确保 JESD204 链路具有可重复的确定性延迟。随着高速ADC跨入GSPS范围,与FPGA(定制ASIC)进行数据传输的首选接口协议是JESD204B。 JESD204B与PCIE类似,其标准是一种分层规范,规范中的各层都有自己的功能要完成。如下图所示为JESD204B的分层框图。 本次测试使用米联客PH1P系列开发板MLK-H12-CA04-PH1P100 ,如图所示 JESD204B接口使用国产的YXW9694芯片,YD9694是一款四通道、14位、500 MSPS模数转换器(ADC)。该器件内置片内缓冲器和采样保持电路,专门针对低功耗、小尺寸和易用性而设计。该器件设计用于高达1.4 GHz的宽带模拟信号采样。YD9694针对宽输入带宽、高采样速率、出色的线性度和小封装低功耗而优化。这款四通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。每个ADC均具有宽带宽输入,支持用户可选的各种输入范围。集成基准电压源可简化设计。模拟输入和时钟信号均为差分输入。每对ADC数据输出通过多路复用器内部连接到两个DDC。每个DDC包含:48位数控振荡器(NCO)以及最多四个半带抽取滤波器。 除了DDC模块,YD9694还具备其他功能,能够简化通信接收器的自动增益控制(AGC)功能。利用ADC的快速检测输出位,可编程幅度门限检测器可以监控输入信号功率。如果输入信号电平超过可编程门限,快速检测指示器就会变为高电平。由于该阈值指示器的延迟极短,因此用户能够快速调低系统增益,从而避免ADC输入端出现超量程现象。 用户可在JESD204B子类1的高速串行输出的一个或两个通道上对每对中频(IF)接收器输出进行配置,具体取决于接收逻辑器件的抽取率和可接受通道速率。通过SYSREF±、SYNCINB±AB和SYNCINB±CD输入引脚,可提供多器件同步支持。 YD9694具有灵活的掉电选项,在需要时可以明显降低功耗。所有这些特性均可通过1.8V、三线式SPI进行编程。 YXW9694支持的JESD204B模式如下
本次测试使用全带宽模式,两个14位转换器,500 MSPS ,全带宽应用层模式,使用LMK04828时钟芯片配置给YXW9694时钟500MHz,YXW9694的LMFS=2221,所以lane速度=10Gbps, TD工程如下:
JESD204B协议层状态如下:
物理层数据接收状态 YXW9694数据解析如下:
导出CSV文件
|