关灯
请选择
进入手机版
|
继续访问电脑版
UI首页
UI博文
UI视频
UI问答
UI活动
联系我们
文章
帖子
群组
用户
登录
注册
快捷登录
发帖
Xilinx博文
Anlogic博文
UI论坛
UI导读
米联客uisrc
›
UI首页
›
Xilinx课程
›
19|ZYNQ
›
3|读写DDR
3|读写DDR
发布文章
3|读写DDR
S03-CH04基于FDMA实现OV5640摄像头视频采集
经过上面CH02实现了1080P测试视频的多缓存构架设计,并且正确测试得到了结果。这一节课,我们将通过OV5640摄像头接口采集真实的720P视频,然后经过fdma_controller的缓存控制机制,将数据经过FDMA缓存到DDR
作者:uisrc
时间:2019-9-10 10:18
阅读:1068
回复:1
3|读写DDR
S03-CH03基于FDMA实现HDMI视频输入输出
经过上面实现了1080P测试视频的多缓存构架设计,并且正确测试得到了结果。这一节课,我们将通过HDMI入门接口采集真实的1080P视频,然后经过fdma_controller的缓存控制机制,将数据经过FDMA缓存到DDR。
作者:uisrc
时间:2019-9-10 10:07
阅读:1036
回复:0
3|读写DDR
S03-CH02基于FDMA实现多缓存视频构架
很多学习FPGA编程的人都想走捷径,然而捷径就是一步一个脚印,才能迈向最终的成功,否则即便是你刚开始跑的快一点,但是你还是失败,得不偿失。这是正是所谓磨刀不误砍柴工。对于小编原创的FDMA没有经过充分验证就去 ...
作者:uisrc
时间:2019-9-10 10:06
阅读:1137
回复:0
3|读写DDR
S03-CH01基于FDMA内存读写测试
FDMA是MSXBO(米联客的)基于AXI4总线协议定制的一个DMA控制器。有了这个IP我们可以统一实现用FPGA代码直接读写PL的DDR或者ZYNQ PS的DDR。 如果用过ZYNQ的都知道,要直接操作PS的DDR 通常是DMA 或者VDMA,然而 ...
作者:uisrc
时间:2019-9-10 09:59
阅读:1874
回复:1
关注uisrc网络
扫描关注,了解最新资讯
uisrc twitter
uisrc facebook
电话:0519-80699907
EMAIL:270682667@qq.com
地址:常州溧阳市天目云谷3号楼北楼
相关分类
0|课程介绍
1|FPGA入门
2|ZYNQ入门
3|读写DDR
4|HLS入门
5|GTX/GTP通信
6|PCIE通信
7|LINUX
资讯幻灯片
米联客(MSXBO)FDMA IP结合XDMA IP实现PCIE
S03-CH02-aurora_8b10b光通信
(WIN)S04-CH10 PCIE的HDMI视频采集方案(
米联客(MSXBO)浅谈XILINX FPGA FIFO使用
热门评论
10-20
msxbo
米联客(MSXBO)基于VIVADO FPGA时序笔记之时
1.1概述数字设计中,“时钟”表示在寄存器间可靠地传输数据所需的参考时间。Vivado的
09-20
msxbo
深度学习人脸识别(四)MTCNN人脸检测算法的M
在制作完整套mtcnn的NCNN模型后会生成三个网络的.param与.bin文件,放入米联客5640qt
09-06
msxbo
米联客(MSXBO)FDMA1.1版本AXI4 DMA支持多路
下载或者购买地址:https://www.osrc.cn/forum.php?mo ... 2200extra=page%3D1 FDM
11-13
msxbo
米联客(MSXBO)采用FDMA配合PCIE中断实现ADC
前面我们完成了一个PCIE中断采集图像的方案,但是很多应用中我们需要采集分析ADC的数
10-31
msxbo
米联客(MSXBO)FDMA IP结合XDMA IP实现PCIE
在前面的课程种,我们已经提供了FDMA和XDMA配合使用,应用于PCIE传图的方案。但是前面
10-10
uisrc
LINUX篇 基于debian9系统 CH23-LINUX下多路
23.1概述 本课程仅对具有多路以太网的开发板配套适用,如果只有1路以太网的跳过本
10-26
msxbo
米联客(MSXBO)基于VIVADO FPGA时序笔记之I/
1.1概述I/O约束主要是关于设置IO delay的延迟,以便让VIVADO IDE工具可以知道延迟参数
10-17
uisrc
(AXI4)S02- CH01 基于FDMA内存读写测试
FDMA是MSXBO(米联客的)基于AXI4总线协议定制的一个DMA控制器。有了这个IP我们可以统一
09-28
uisrc
S05-CH02aurora_8b10b光通信
本课内容讲解XILINX 官方的Aurora 8B/10B IP core的使用。以下内容大部分是基于官方da
09-06
msxbo
XILINX 7系列GTP光通信8B10B之HDMI视频传输
B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,
热门专题
米联客MZU03B FPGA开发板Xilinx Zynq Ultra
米联客MZU07A FPGA开发板Xilinx Zynq Ultra
米联客MZU15A MPSOC开发板Xilinx Zynq Ultr
米联客MZU03A FPGA开发板Xilinx Zynq Ultra
米联客MKU040FA FPGA开发板Xilinx Ultrasca
米联客(MSXBO)标准散热片散热无忧
排行榜
日
周
月
1
米联客MZU03B FPGA开发板Xilinx Zynq Ultra
3102
3
2
米联客MZU07A FPGA开发板Xilinx Zynq Ultra
3288
5
3
米联客MZU15A MPSOC开发板Xilinx Zynq Ultr
点击图片进入淘宝下单链接:
3219
3
4
米联客MZU03A FPGA开发板Xilinx Zynq Ultra
淘宝购买链接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309.71.463a2c932mdWljid
5416
11
5
米联客MKU040FA FPGA开发板Xilinx Ultrasca
淘宝购买连接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309.68.3d5d2c93Ps9tGrid
3004
7
6
米联客(MSXBO)标准散热片散热无忧
散热片安装说明链接:https://pan.baidu.com/s/1gvuwrOwHUfFQnA3utFD6nw提取码:xjv9
1361
4
7
S03-CH08 光通信视频传输PCIE采集方案
8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,目前已经被广泛应用到
2518
8
8
S03-CH07 XILINX 7系列GTX通信之HDMI视频传
8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,目前已经被广泛应用到
2217
2
9
S03-CH06 PL扩展以太网UDP通信
本章讲解使用PL端以太网口实现UDP通信。开发板中实现千兆网 UDP 传输的基本逻辑框架如下图所示。FPGA 程序
3847
6
10
S03-CH05_UDP 万兆光通信
MK7160FA 开发板的 2路SFP+光口均与ZYNQ7035 芯片的GTX 串行收发器连接。使用 FFG676 封装的xc7k160t可以支
2263
3
1
初识FPGA第一次亲密接触
1.1 FPGA技术背景笔者也是在偶然的机缘下接触到FPGA的,当初只有感性的认识就是FPGA速
4614
20
2
米联客(MSXBO)FDMA IP结合XDMA IP实现PCIE
在前面的课程种,我们已经提供了FDMA和XDMA配合使用,应用于PCIE传图的方案。但是前面
121038
13
3
米联客MZU03A FPGA开发板Xilinx Zynq Ultra
淘宝购买链接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309
5412
11
4
S03-CH08 光通信视频传输PCIE采集方案
8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,
2512
8
5
米联客(MSXBO)开发板MZ7XA-FUN20190918升级
1、电源改动版本使用电压输入电压范围201712275V4.7-5.2V201909185V2.0-16V新版本采用
2300
8
6
米联客(MSXBO)采用FDMA配合PCIE中断实现ADC
前面我们完成了一个PCIE中断采集图像的方案,但是很多应用中我们需要采集分析ADC的数
3300
8
7
米联客MKU040FA FPGA开发板Xilinx Ultrasca
淘宝购买连接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309
2999
7
8
S03-CH06 PL扩展以太网UDP通信
本章讲解使用PL端以太网口实现UDP通信。开发板中实现千兆网 UDP 传输的基本逻辑框架如
3843
6
9
S05-CH9 光通信视频传输PCIE采集方案
9.1概述 8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输
2432
6
10
米联客(MSXBO)基于VIVADO FPGA时序笔记之多
1.1概述在前面的文章中,我们都是关键的时序路径包括时钟进行的约束都是常规约束。常
1997
6
1
米联客MZU03B FPGA开发板Xilinx Zynq Ultra
3097
3
2
米联客MZU07A FPGA开发板Xilinx Zynq Ultra
3283
5
3
米联客MZU15A MPSOC开发板Xilinx Zynq Ultr
点击图片进入淘宝下单链接:
3215
3
4
米联客MZU03A FPGA开发板Xilinx Zynq Ultra
淘宝购买链接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309
5412
11
5
米联客MKU040FA FPGA开发板Xilinx Ultrasca
淘宝购买连接:https://item.taobao.com/item.htm?spm=a1z10.5-c-s.w4002-18659455309
3000
7
6
米联客(MSXBO)标准散热片散热无忧
散热片安装说明链接:https://pan.baidu.com/s/1gvuwrOwHUfFQnA3utFD6nw提取码:xjv9
1358
4
7
S03-CH08 光通信视频传输PCIE采集方案
8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,
2512
8
8
S03-CH07 XILINX 7系列GTX通信之HDMI视频传
8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,
2213
2
9
S03-CH06 PL扩展以太网UDP通信
本章讲解使用PL端以太网口实现UDP通信。开发板中实现千兆网 UDP 传输的基本逻辑框架如
3843
6
10
S03-CH05_UDP 万兆光通信
MK7160FA 开发板的 2路SFP+光口均与ZYNQ7035 芯片的GTX 串行收发器连接。使用 FFG676
2257
3
300x180 AD
返回顶部