问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 14281 人浏览分享

开启左侧

关于FPGA-MIG DDR读写的问题

  [复制链接]
14281 1
本帖最后由 Tyrion. 于 2019-12-10 11:53 编辑

MK7325,数据从DDR读出,当app_rd_data_vaild第一次拉高时,读出的数据app_rd_data每四位就有一位是错误的,如图所示(应该是00010001000100010002000200020002…)。当app_rd_data_vaild拉低后再次拉高,恢复正常。ILA监测写入数据data_wdf_data以及app_addr并无错误。C:\Users\dell\Desktop\app_rd_data.jpg

另外,目前所用的DDR教程:版本 REV2018 时间 05/22/2018  XILINX FPGA-MIG DDR 篇 基于 MK7325 系列开发板 。第44页最后一行,
app_addr_begin                   <=app_rdy&&app_wdf_rdy?(app_addr_begin+29'd16):app_addr_begin;//跳到下一个(8*32=256)bit 数据地址
为什么地址每次加16,突发长度为8,是否应该改为app_addr_begin+29'd8,每次增加8*64=512bit地址?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×

评论 5

Tyrion.  新手上路  发表于 2019-12-10 15:37:49 | 显示全部楼层
msxbo 发表于 2019-12-10 15:31
突发长度加8,就可以,对于MIG 512bit就是跳过了 8x512bit地址

那请问为什么app_wdf_data每次写入数据为“00010001000100010002000200020002...”的512bit数据,读出的pp_rd_data在第一次app_rd_data_vaild拉高时,数据出现如图所示的错误呢?
程序是按照教程改的,请问是否需要提供我改写的代码,有助您解决我的问题呢?
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

0

关注

0

粉丝

1

主题
精彩推荐
热门资讯
    网友晒图
      图文推荐
        
        • 微信公众平台

        • 扫描访问手机版