问答 店铺
热搜: ZYNQ FPGA discuz

QQ登录

只需一步,快速开始

微信登录

微信扫码,快速开始

微信扫一扫 分享朋友圈

已有 8833 人浏览分享

开启左侧

MK7160开发板教程中MIG配置的疑问

[复制链接]
8833 1
按照XILINX FPGA修炼秘籍DDR MIG (AXI4) MK7160FA这个PDF,在Block_design中按照教程配置出来的MIG,clk_ref_i和sys_clk_i两个时钟的频率都是100Mhz,ui_clk的频率为200Mhz,自动连线产生的Processor System Reset 名字带200Mhz,但是在配套的例程中Block_design里的mig的clk_ref_i和sys_clk_i和ui_clk全部为200Mhz,我按照这个MIG的配置在例程中再配置了一个MIG,产生的clk_ref_i和sys_clk_i两个时钟的频率都是100Mhz,ui_clk的频率为200Mhz,与自己新建的工程是一样的结果,并且配套例程中的Processor System Reset 名字为带100Mhz。请问这个是什么问题,vivado采用的就是2017.4版本

这个是配套例程,右侧两个MIG的内部配置一样,但是clk_ref_i和sys_clk_i不同,自动连线的Processor System Reset 为100M。slowest_sync_clk是200M

这个是自己新建的工程,MIG与例程中的设置也是一样的,自动连线产生的Processor System Reset 为200M,slowest_sync_clk是100M

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

×

评论 1

uisrc  管理员  发表于 2020-2-14 09:00:11 | 显示全部楼层
clk_ref_i 必须改为200M的,我们的例子中通过PLL倍频到200M了然后提供给MIG 的sys_clk_i 和ref_clk_i使用
越努力越幸运!加油!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

0

关注

0

粉丝

4

主题
精彩推荐
热门资讯
网友晒图
图文推荐

  • 微信公众平台

  • 扫描访问手机版