售后工单
微信客服01
微信客服02
微信客服03
QQ售前
QQ售后
旺旺客服1
旺旺客服2
提交工单
常见问题
联系我们
客服时间
周一至周五
8:00~18:00
[X]关闭
联系在线客服
专注集成电路FPGA应用生态推广
生态商城
收费视频
论坛
活动
微信公众号
米联客
首页
技术
视频
社区
工单
下载
活动
联系我们
搜索
本版
文章
帖子
群组
用户
投稿
登录
注册
客服中心
工单中心
解决方案
软硬测评
米联客uisrc
›
技术解答
›
ZYNQ/FPGA
›
MIZ701N 行为级仿真时出现需要添加“-mt off -v 1”编译 ...
返回列表
MIZ701N 行为级仿真时出现需要添加“-mt off -v 1”编译选项,Vivado2018.3如何添加?
[复制链接]
multimicro
发表于 2019-7-3 11:09:05
|
显示全部楼层
|
阅读模式
本帖最后由 multimicro 于 2019-7-3 11:10 编辑
这是错误信息:
ERROR: [XSIM 43-3410] Failed to compile one of the generated C files.
Please recompile with "-mt off -v 1" switch to identify which design unit failed.
若在仿真设置中填写编译选项
则会出现下面这个错误
这个是为什么呢?这个错误应该怎么改呢?
回复
使用道具
举报
提升卡
置顶卡
沉默卡
喧嚣卡
变色卡
千斤顶
照妖镜
精彩评论
1
正序浏览
uisrc
发表于 2019-7-4 10:30:57
|
显示全部楼层
暂时无解
越努力越幸运!加油!
回复
使用道具
举报
照妖镜
返回列表
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖并转播
回帖后跳转到最后一页
multimicro
注册会员
0
关注
2
粉丝
3
帖子
发送私信
收听TA
Ta的主页
热门图文
热门帖子
Linux
米联客(msxbo)zynq-linux-osrc-lab-2019 视
ZYNQ/FPGA
ise管脚约束问题
ZYNQ/FPGA
ZYNQ SDK Error while running ps7_init me
CEPCard
XILINX 7系FPGA 光通信传输PCIE视频采集方
ZYNQ/FPGA
新手在照着宋恒前辈写的建议入门教程学习遇
ad
ad
排行榜
日
周
月
1
FEP-DAQ422X-2通道12bits-125/250M-LVDS-直
1产品概述DAQ4225/4229数据采集模块采用一颗TI的ADS4225/4229低功耗高性能模数转换芯
266
0
2
FEP-DAQ422X-2通道12bits-125/250M-LVDS-交
1产品概述DAQ4225/DAQ4229数据采集模块采用一颗TI的ADS4225/ ADS4229低功耗高性能模数
99
0
3
02PLL_TEST_在线调试仿真实验
软件版本:Fuxi2022.1操作系统:WIN10 64bit硬件平台:适用京微齐力FPGA登录"米联客"F
156
0
4
01PLL_TEST_仿真入门实验
软件版本:Fuxi2022.1操作系统:WIN10 64bit硬件平台:适用京微齐力FPGA登录"米联客"F
227
0
5
关于HLS IP无法编译解决方案
自 2022 年 1 月 1 日起,Xilinx平台的Vivado HLS 和 Vitis HLS 使用的 export_ip 命
139
0
6
XILINX FPGA CFGBVS 引脚以及BANK电压硬件
配置组电压选择(CFGBVS)引脚必须设置为高电平或低电平,以确定I/O电压支持的引脚在ban
1142
0
7
米联客-ZYNQ-MZ7XB-7Z020开发平台硬件手册
1产品概述 自2017年MZ7XB-020系列开发平台发布以来,该系列开发平台和核心模块
1602
0
8
米联客-ZYNQ-MZ7XA-7Z010/7Z020开发平台硬
1产品概述 自2017年MZ7XA-010/020系列开发平台发布以来,该系列开发平台和核心模块
1602
0
9
米联客-ZYNQ-MZ7X400-7Z010/7Z020核心模块
1产品概述 自2017年MZ7XCORE400系列开发平台发布以来,该系列开发平台和核心模块经
1185
0
10
米联客-ZYNQ-MZ7030FA开发平台硬件手册
1产品概述 自2017年MZ7030系列开发平台发布以来,MZ7030系列开发平台和核心模块经
1248
0
1
ise管脚约束问题
新手请教 如上图所示,Pre-Synthesis和Post-Synthesis的区别是什么,如果直接在ucf
27345
4
2
ZYNQ SDK Error while running ps7_init me
如题!具体现象如下: 我按照“MiZ702学习笔记4——熟悉EDK从纯PS开始”进行操作时,
27284
3
3
XILINX 7系FPGA 光通信传输PCIE视频采集方
光通信传输PCIE视频采集.1概述前面的帖子中介绍了光通信,板子到板子之间的传输,
25788
17
4
vdma
系统能正常启动,就是在加载kernel时,读取vdma时钟出了问题,设备树也没有问题
23043
2
5
PCIE 的 HDMI视频采集方案(基于 FDMA)
整体工程可以综合实现,最后也能产生bit文件,不过最后有个警告,时序不满足,我打开
18015
1
6
VIVADO 2017.4 QSPI FLASH 下载说明 详细解
VIVADO 2017.4 QSPI FLASH 下载说明Xilinx VIVADO 软件版本更新到2017以后,QSPI FLAS
16023
6
7
MIZ701N 行为级仿真时出现需要添加“-mt of
这是错误信息: ERROR: [XSIM 43-3410] Failed to compile one of the generated C f
13347
1
8
OV7725摄像头的配置与驱动
OV7725图像传感器OV7725参考资料: http://www.ovt.com/download_document.php?type=
11896
2
9
CH01_基于UBUNTU的虚拟机环境搭建(LINUX篇)
CH01_基于UBUNTU的虚拟机环境搭建(LINUX篇)实验环境:1. Windows 10 专业版2. Vmware
10807
3
10
认识米联的cep,fep,hep外扩接口
米联新开发板现在只有cep fep hep外扩接口,cep顾名思义camera expand peripheral; f
9546
1
1
FEP-DAQ422X-2通道12bits-125/250M-LVDS-直
1产品概述DAQ4225/4229数据采集模块采用一颗TI的ADS4225/4229低功耗高性能模数转换芯
266
0
2
FEP-DAQ422X-2通道12bits-125/250M-LVDS-交
1产品概述DAQ4225/DAQ4229数据采集模块采用一颗TI的ADS4225/ ADS4229低功耗高性能模数
99
0
3
02PLL_TEST_在线调试仿真实验
软件版本:Fuxi2022.1操作系统:WIN10 64bit硬件平台:适用京微齐力FPGA登录"米联客"F
156
0
4
01PLL_TEST_仿真入门实验
软件版本:Fuxi2022.1操作系统:WIN10 64bit硬件平台:适用京微齐力FPGA登录"米联客"F
227
0
5
关于HLS IP无法编译解决方案
自 2022 年 1 月 1 日起,Xilinx平台的Vivado HLS 和 Vitis HLS 使用的 export_ip 命
140
0
6
XILINX FPGA CFGBVS 引脚以及BANK电压硬件
配置组电压选择(CFGBVS)引脚必须设置为高电平或低电平,以确定I/O电压支持的引脚在ban
1142
0
7
米联客-ZYNQ-MZ7XB-7Z020开发平台硬件手册
1产品概述 自2017年MZ7XB-020系列开发平台发布以来,该系列开发平台和核心模块
1602
0
8
米联客-ZYNQ-MZ7XA-7Z010/7Z020开发平台硬
1产品概述 自2017年MZ7XA-010/020系列开发平台发布以来,该系列开发平台和核心模块
1602
0
9
米联客-ZYNQ-MZ7X400-7Z010/7Z020核心模块
1产品概述 自2017年MZ7XCORE400系列开发平台发布以来,该系列开发平台和核心模块经
1185
0
10
米联客-ZYNQ-MZ7030FA开发平台硬件手册
1产品概述 自2017年MZ7030系列开发平台发布以来,MZ7030系列开发平台和核心模块经
1248
0
作者专栏
529
uisrc
主题数:529,精华帖:2
77
宋桓公
主题数:77,精华帖:0
72
ぉ沙皮狗的忧伤
主题数:72,精华帖:4
43
uisrc02
主题数:43,精华帖:0
26
RZJM
主题数:26,精华帖:0
快速回复
返回顶部
返回列表