你说的这些我都看过了,针对你给我回复的我有两点疑惑
1.你说的fifo数据准备好(fifo有足够多的数据),发送pkg_wr_areq信号是什么意思,fifo的读使能信号rd_en(pkg_wr_en)不为1,rd_data_count(W0_rcnt)能计数吗?,能产生W0_REQ吗?,没有W0_REQ信号,怎么产生pkg_wr_areq信号,所以我不懂你说的fifo数据准备好(fifo有足够多的数据),发送pkg_wr_areq信号是什么意思
2.你说的当FIFO的数据准备好后(FIFO有足够的空间存放数据),发送pkg_rd_areq通知FDMA IP从DDR取数据,FDMA里面逻辑代码开始从DDR取出数据,但是代码中的顶层文件中pkg_rd_areq(1'b0), 你们是这样给出的,我也不明白你说的FIFO的数据准备好后(FIFO有足够的空间存放数据),发送pkg_rd_areq通知FDMA IP从DDR取数据是什么数据,pkg_rd_areq都没有,怎么取数据. |