请选择 进入手机版 | 继续访问电脑版
[X]关闭
UISRC工程师学习站 首页 Xilinx课程

Xilinx课程

发布文章
  • 03uifdma_vbuf实现单通道摄像头采集(AXI4 FDMA数据缓存篇)

    通过前文中实验的学习,相信读者已经掌握了fdma读写bram或者ddr的基本使用,本文使用米联客编写的uivbuf ip 配合uifdma ip 实现摄像头图像的多缓存方法。 本文实验目的: 1:熟悉ov5640摄像头硬件资源 2:掌 ...
    作者:uisrc
    时间:2021-8-12 09:43 阅读:3177 回复:4
  • 02使用fdma读写DDR(AXI4 FDMA数据缓存篇)

    在前文的实验中我们详细介绍了FDMA的使用方法,以及使用了AXI-BRAM演示了FDMA的使用,现在我们已经掌握了FDMA的使用,本文我们继续使用FDMA实现对AXI-MIG的读写,以此读写DDR。由于FDMA的读写操作都是基于AXI总线, ...
    作者:uisrc
    时间:2021-8-12 09:21 阅读:2942 回复:3
  • 01使用fdma读写axi-bram(AXI4 FDMA数据缓存篇)

    FDMA是米联客的基于AXI4总线协议定制的一个DMA控制器。有了这个IP我们可以统一实现用FPGA代码直接读写PL的DDR或者ZYNQ/ZYNQMP SOC PS的DDR或者BRAM。FDMA IP CORE 已经广泛应用于ZYNQ SOC/Artix7/Kintex7 FPGA,同样 ...
    作者:uisrc
    时间:2021-8-12 08:31 阅读:6677 回复:1
  • S03-CH08 光通信视频传输PCIE采集方案

    8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,目前已经被广泛应用到高速串行总线,如IEEE1394b、SATA、PCI-Express、Infini-band、FiberChannel、XAUI、RapidIO、USB 3.0的美 ...
    作者:米联客-老师
    时间:2019-12-19 14:30 阅读:6350 回复:10
  • S03-CH07 XILINX 7系列GTX通信之HDMI视频传输

    8B/10B编码是1983年由IBM公司的Al Widmer和PeterFranaszek所提出的数据传输编码标准,目前已经被广泛应用到高速串行总线,如IEEE1394b、SATA、PCI-Express、Infini-band、FiberChannel、XAUI、RapidIO、USB 3.0的美 ...
    作者:米联客-老师
    时间:2019-12-3 16:44 阅读:7261 回复:2
  • S03-CH06 PL扩展以太网UDP通信

    本章讲解使用PL端以太网口实现UDP通信。开发板中实现千兆网 UDP 传输的基本逻辑框架如下图所示。FPGA 程序基于米联客的新版 UDP IP 协议栈以及 Xilinx 的 IP 核 Tri Mode Ethernet MAC 和1G/2.5G Ethernet PCS/PMA ...
    作者:米联客-老师
    时间:2019-11-28 16:29 阅读:11402 回复:8
  • S03-CH05_UDP 万兆光通信

    MK7160FA 开发板的 2路SFP+光口均与ZYNQ7035 芯片的GTX 串行收发器连接。使用 FFG676 封装的xc7k160t可以支持高达 12.5Gb/s 的传输速率。因此,在MK7160FA 开发板上可以实现万兆光纤以太网传输。
    作者:米联客-老师
    时间:2019-11-28 15:01 阅读:10918 回复:5
  • S03-CH04 PHY_MDIO接口设计

    在以太网通信中,设备之间的物理层链路均由PHY芯片建立。PHY芯片内部含有一些列寄存器,用户可通过这些寄存器来配置PHY芯片的工作模式以及获取PHY芯片的若干状态信息,如连接速率、双工模式、自协商状态等。PHY内部 ...
    作者:米联客-老师
    时间:2019-11-28 13:54 阅读:4744 回复:2
  • S03-CH03_UDP千兆光通信

    MK7160FA开发板具有的4路SFP接口,可实现千兆光纤以太网通信。使用开发板中实现千兆网UDP传输的基本逻辑框架如下图所示。FPGA程序基于米联的新版UDP IP协议栈以及Xilinx的IP核Tri Mode Ethernet MAC和1G/2.5G Ethern ...
    作者:米联客-老师
    时间:2019-11-28 13:39 阅读:6663 回复:1
  • S03-CH02-aurora_8b10b光通信

    本课内容讲解XILINX 官方的Aurora 8B/10B IP core的使用。以下内容大部分是基于官方datasheet的翻译。有不少不完善之处,建议读者和英文datsheet一起对比阅读。
    作者:米联客-老师
    时间:2019-11-27 16:48 阅读:45900 回复:4
  • S03-H01 利用IBERT进行GTX信号眼图测试

    Vivado中提供了1种IBERT工具用于对Xilinx FPGA芯片的高速串行收发器进行板级硬件测试。通过IBERT我们可以获取误码率,观察眼图,调节串行收发器的参数,从而有助于判断可能存在的问题,便于验证硬件的稳定性和信号完 ...
    作者:米联客-老师
    时间:2019-11-27 14:24 阅读:7450 回复:3
  • (高级篇)S05-CH8_Microblaze多核测试

    在Vivado 中可以使用多个 Microblaze,这样实时性会很高,在一些控制领域会有很大用处,多个 Microblaze 可以通过共享内存进行通信,还有就是 mailbox 通信,但是 mailbox 使用起来还存在一些问题,用共享内存比较方 ...
    作者:米联客-老师
    时间:2019-11-11 10:11 阅读:8889 回复:3
  • (高级篇)S05-CH07_ FreeRTOS 移植到 Xilinx 的 Microblaze

    FreeRTOS是一个迷你的实时操作系统内核。作为一个轻量级的操作系统,功能包括:任务管理、时间管理、信号量、消息队列、内存管理、记录功能、软件定时器、协程等,可基本满足较小系统的需要。
    作者:米联客-老师
    时间:2019-11-11 09:31 阅读:6513 回复:2
  • (高级篇)S05-CH06_ UCOS 移植到 Xilinx 的 Microblaze

    uC/OS-III(Micro C OS Three 微型的 C 语言编写的操作系统第 3 版)是一个可升级的,可固化的,基于优先级的实时内核。它对任务的个数无限制。uC/OS-III 是一个第 3 代的系统内核,支持现代的实时内核所期待的大部分 ...
    作者:米联客-老师
    时间:2019-11-9 13:53 阅读:5105 回复:1
  • (高级篇)S05-CH05_ RT-Thread 移植到 Xilinx 的 Microblaze

    RT-Thread 是一个集实时操作系统(RTOS)内核、中间件组件和开发者社区于一体的技术平台,由熊谱翔先生带领并集合开源社区力量开发而成,RT-Thread 也是一个组件完整丰富、高度可伸缩、简易开发、超低功耗、高安全性 ...
    作者:米联客-老师
    时间:2019-11-9 11:17 阅读:5883 回复:2
  • 1
  • 2
  • 3
热门评论
排行榜