[X]关闭
UISRC工程师学习站 首页 Xilinx课程

Xilinx课程

发布文章
  • S02-CH02 在线逻辑分析仪及软硬件调试技巧

    软件版本:VIVADO2017.4 操作系统:WIN10 64bit 硬件平台:适用米联客 ZYNQ系列开发板 米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!! 2.1 概述 ZYNQ SOC的优势在于将软件和硬件结合开 ...
    作者:uisrc
    时间:2019-9-6 19:14 阅读:3774 回复:0
  • S02-CH01 HelloWold/DDR/网口测试及固化

    软件版本:VIVADO2017.4操作系统:WIN10 64bit硬件平台:适用米联客 ZYNQ系列开发板米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!1.1 概述 ZYNQ系列FPGA与其他系列FPGA最大的区别在于内部 ...
    作者:uisrc
    时间:2019-9-6 19:13 阅读:6481 回复:0
  • S01-CH09 VIVADO封装自定义IP实验

    软件版本:VIVADO2017.4操作系统:WIN10 64bit硬件平台:适用米联客 ZYNQ系列开发板米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!9.1 概述FPGA实际开发中,官方提供的IP不可能适用所有使用情 ...
    作者:uisrc
    时间:2019-9-6 19:11 阅读:2505 回复:1
  • S01-CH10 UART串口通信FPGA程序设计

    软件版本:VIVADO2017.4操作系统:WIN10 64bit硬件平台:适用米联客ZYNQ系列开发板米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!10.1 概述 串口自诞生以来由于其简单可靠的传输方式,被大 ...
    作者:uisrc
    时间:2019-9-6 19:11 阅读:4603 回复:6
  • S01-CH08 HDMI输出接口测试

    软件版本:VIVADO2017.4 操作系统:WIN10 64bit 硬件平台:适用米联客 ZYNQ系列开发板 米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问! 8.1 概述HDMI既高清晰度多媒体接口(High Definitio ...
    作者:uisrc
    时间:2019-9-6 19:01 阅读:2893 回复:2
  • S01-CH07 FPGA多路分频器实验

    软件版本:VIVADO2017.4操作系统:WIN10 64bit硬件平台:适用米联客 ZYNQ系列开发板米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!7.1 概述在FPGA中,时钟分频是经常用到的。本节课讲解2分 ...
    作者:uisrc
    时间:2019-9-6 18:59 阅读:2043 回复:0
  • S01-CH06 FPGA按钮去抖实验

    软件版本:VIVADO2017.4操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!6.1 概述按键的消抖,是指按键在闭合或 ...
    作者:uisrc
    时间:2019-9-6 18:58 阅读:2433 回复:1
  • S01-CH05 FPGA程序的固化和下载

    软件版本:VIVADO2017.4操作系统:WIN10 64bit硬件平台:适用米联客 ZYNQ系列开发板米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!5.1概述在前面一节做了流水灯实验,但是对于FPGA bit程序 ...
    作者:uisrc
    时间:2019-9-6 18:57 阅读:3268 回复:2
  • S01-CH04 VIVADO创建工程之流水灯

    软件版本:VIVADO2017.4操作系统:WIN10 64bit硬件平台:适用XILINX 7系列FPGA(包括A7/K7/Z7/ZU/KU等)米联客(MSXBO)论坛:www.osrc.cn答疑解惑专栏开通,欢迎大家给我提问!!4.1 概述本章课程以大家熟悉的流水灯为 ...
    作者:uisrc
    时间:2019-9-6 18:56 阅读:2789 回复:0
  • S01-CH03 FPGA设计Verilog基础(三)

    一个完整的设计,除了好的功能描述代码,对于程序的仿真验证是必不可少的。学会如何去验证自己所写的程序,即如何调试自己的程序是一件非常重要的事情。而RTL逻辑设计中,学会根据硬件逻辑来写测试程序,即Testbench ...
    作者:uisrc
    时间:2019-9-6 18:55 阅读:3408 回复:0
  • S01-CH02 FPGA设计Verilog基础(二)

    2.1 状态机设计状态机是许多数字系统的核心部件,是一类重要的时序逻辑电路。通常包括三个部分:一是下一个状态的逻辑电路,二是存储状态机当前状态的时序逻辑电路,三是输出组合逻辑电路。通常,状态机的状态数量有 ...
    作者:uisrc
    时间:2019-9-6 18:53 阅读:2339 回复:0
  • S01-CH01 FPGA设计Verilog基础(一)

    1.1 FPGA技术背景大规模集成电路设计制造技术和数字信号处理技术,近三十年来,各自得到了迅速的发展。这两个表面上看来没有什么关系的技术领域实质上是紧密相关的。因为数字信号处理系统往往要进行一些复杂的数学运 ...
    作者:uisrc
    时间:2019-9-6 18:52 阅读:4124 回复:2
  • 1
  • 2
  • 3
热门评论
排行榜